APUS I2C/SPI/GPIO Adattatore host
Articolo no. : | MPTP-I2C/SPI-APUS |
Particolari del fornitore
Paese
: Taiwan
Città
: Tainan
Indirizzo
: Building A, No.143, Ln. 152, Sec. 1, Baoda Rd., Guiren Dist.
TEL: +886-6-3303000
Fax
: +886-6-3302526
Sala d'esposizione in linea
:
30 Prodotti
Panoramica: APUS è un adattatore di interfaccia progettata per il controllo di qualsiasi sistema di test che incorpora I2C, SPI o general purpose IO (GPIO). Oggi, l'utilizzo di questi protocolli è molto diffusa, compresa l'elettronica per telecomunicazioni, dispositivi elettronici portatili ed elettronica medici. APUS è semplicemente collegato al sistema in prova utilizzando una o più delle interfacce disponibili. APUS accetta comandi USB dal PC host e quindi implementa il protocollo necessaria bus per il bus I2C, SPI bus o bus GPIO come richiesto. La connessione con il PC host avviene tramite un cavo USB standard, che fornisce tutti i requisiti di alimentazione di APUS. PC host: Il PC host include il driver necessario e DLL per implementare i comandi ad alto livello in modo che l'utente può rapidamente sviluppare i suoi / le sue applicazioni personalizzate. Le applicazioni tipiche sono scritti in C / C o Visual C. Gli utenti hanno la scelta di sviluppare GUI in stile applicazioni di controllo o non-Windows-batch-style di controllo - a seconda delle esigenze. APUS è dotato di una ricca serie di applicazioni di esempio e la documentazione, rendendo le applicazioni personalizzate di un processo estremamente semplice, anche per chi ha conoscenze di programmazione poco. Interfaccia bus I2C: L'interfaccia bus I2C contiene sia master I2C e capacità schiavo I2C con velocità di linea di 10kBit / s, 100 kbit / s, 200Kbit / s, 400kBit / s, 1MBit / s, 3Mbit / s e un minimo di 6Mbit / s. L'interfaccia supporta attesa dichiarando attraverso l'orologio che si estende dai slave.Back-to-back I2C comandi sono supportati usando la partenza ripetuta. Un ponticello consente l'interfaccia di non avere resistori pull-up, a bordo 1.5kOhm resistori pull-up a 5V oa bordo 1.5kOhm resistori pull-up a 3.3V. SPI Bus Interfaccia: L'interfaccia bus SPI contiene sia master e slave SPI SPI con funzionalità full duplex (simultanea lettura / scrittura) a velocità di linea di 10kBit / s, 100 kbit / s, 200Kbit / s, 400kBit / s, 1MBit / s, 3Mbit / s, un minimo di 6Mbit / s e 12MBit/s.The interfaccia è configurabile polarità orologio (CPOL) e la fase di sincronizzazione (CPHA). L'interfaccia SPI può interfacciare fino a 17 dispositivi master o slave, utilizzando alcuni dei pin GPIO come chip di seleziona. Chip seleziona può essere attivo basso o attivo alto. GPIO Bus Interfaccia: L'interfaccia bus GPIO è suddiviso su due porte. Port A fornisce 16 bit avanzati GPIO. Ogni bit può essere configurato singolarmente come IO digitale, PWM, continua ad impulsi, ingresso singolo pulsato o interrupt. Larghezza di impulso, duty cycle e senso impulsi sono anche programmable.The inferiori 2 bit della porta A GPIO ad un filtro passa-basso che può essere selezionata tramite un ponticello e può essere utilizzato con PWM per trasformare il GPIO in un'uscita analogica. Port B fornisce un ulteriore 16 IO digitali. Analogico: L'interfaccia analogica fornisce 4 ingressi analogici che possono essere campionati con risoluzione di 8 bit.