APUs I2C/SPI/GPIO मेजबान अनुकूलक
आइटम नंबर : | MPTP-I2C/SPI-APUS |
प्रदायक विवरण
देश
: ताइवान
शहर
: Tainan
पता
: Building A, No.143, Ln. 152, Sec. 1, Baoda Rd., Guiren Dist.
TEL: +886-6-3303000
Fax
: +886-6-3302526
ऑनलाइन शोरूम
:
30 उत्पाद
अवलोकन: APUs एक इंटरफ़ेस adapter I2C SPI, या सामान्य प्रयोजन IOs (GPIO) शामिल किसी भी परीक्षा प्रणाली को नियंत्रित करने के लिए तैयार है. आज, इन प्रोटोकॉल का उपयोग दूरसंचार, पोर्टेबल इलेक्ट्रॉनिक्स और चिकित्सा इलेक्ट्रॉनिक्स के लिए इलेक्ट्रॉनिक्स सहित अत्यंत व्यापक है. APUs बस परीक्षण के तहत एक या एक से अधिक उपलब्ध इंटरफेस के उपयोग प्रणाली से जुड़े. APUs मेजबान पीसी से यूएसबी आदेशों को स्वीकार करता है और फिर I2C बस, SPI बस या GPIO बस के रूप में की आवश्यकता के लिए आवश्यक बस प्रोटोकॉल लागू. वापस मेजबान पीसी कनेक्शन के माध्यम से एक मानक यूएसबी केबल, जो APUs के सभी बिजली की आवश्यकताओं को प्रदान करता है. होस्ट पीसी: मेजबान पीसी आवश्यक ड्राइवर और DLL करने के लिए उच्च स्तर के आदेश है ताकि उपयोगकर्ता तेजी से उसकी / उसके स्वयं के कस्टम अनुप्रयोगों को विकसित कर सकते हैं लागू शामिल हैं. विशिष्ट अनुप्रयोगों सी / सी या दृश्य C में लिखा जाता है. आवश्यकताओं के आधार पर उपयोगकर्ताओं को जीयूआई शैली नियंत्रण अनुप्रयोगों या गैर Windows बैच शैली नियंत्रण के विकास का विकल्प है. APUs उदाहरण अनुप्रयोगों और documentations के एक अमीर सेट के साथ आता है, कस्टम छोटे प्रोग्रामिंग ज्ञान के साथ उन लोगों के लिए भी एक बहुत ही सरल प्रक्रिया आवेदन कर रही है. I2C बस इंटरफ़ेस: I2C बस इंटरफ़ेस दोनों I2C लाइन / 10kBit दरों के साथ और दास I2C क्षमता गुरु होता है 100kBit / एस / 200kBit / 400kBit / 1mbit / 3MBit और 6MBit / s. इंटरफ़ेस slave.Back से वापस I2C आदेश द्वारा खींच घड़ी के माध्यम से इंतजार बताते हैं दोहराया शुरू का उपयोग का समर्थन करने का समर्थन करता है. एक कूदान सेटिंग इंटरफ़ेस कोई पुल प्रतिरोधों करने की अनुमति देता है, पर बोर्ड 1.5kOhm पुल 5V प्रतिरोधों को या पर बोर्ड 1.5kOhm 3.3V पुल प्रतिरोधों. SPI बस इंटरफ़ेस: SPI बस इंटरफ़ेस दोनों SPI मास्टर और SPI पूर्ण द्वैध के साथ गुलाम 10kBit /, / 100kBit / 200kBit, / 400kBit है, 1mbit / s, 3MBit लाइन दरों पर (एक साथ पढ़ने / लिखने) क्षमता शामिल / / 6MBit है और 12MBit/s.The इंटरफ़ेस घड़ी (CPOL) polarity और घड़ी चरण (CPHA) विन्यास. SPI अंतरफलक GPIO पिन के रूप में चिप का चयन कुछ का उपयोग करके उपकरणों के लिए 17 मास्टर या गुलाम इंटरफेस कर सकते हैं. चिप का चयन सक्रिय कम या सक्रिय उच्च किया जा सकता है. GPIO बस इंटरफ़ेस: GPIO बस अंतरफलक दो बंदरगाहों में विभाजित है. पोर्ट एक 16 उन्नत GPIO बिट्स प्रदान करता है. हर बिट व्यक्तिगत डिजिटल कब, PWM, निरंतर स्पंदित, एकल स्पंदित या बीच में इनपुट के रूप में विन्यस्त किया जा सकता है. पल्स चौड़ाई, कर्तव्य चक्र और नाड़ी भावना भी programmable.The कम पोर्ट के 2 बिट्स एक GPIOs एक फिल्टर कम पास जो एक छलांग लगाने के माध्यम से चुना जा सकता है और PWM के साथ इस्तेमाल किया जा सकता है एक अनुरूप उत्पादन में GPIO बारी है. पोर्ट बी करने के लिए एक और 16 डिजिटल IOs प्रदान करता है. एनालॉग: अनुरूप इंटरफेस 4 अनुरूप निविष्टियाँ जो 8 बिट संकल्प के साथ जांचा जा सकता है प्रदान करता है.